#### V. La puce : l'intégration

#### A. Lithographie

Principe : utiliser un masque, une résine (pos. ou neg.), une illumination



La plaquette (wafer) de Si est traitée en surface :

1- En général, oxydée→ SiO₂ isolant

2- Recouverte de résine photosensible





## Principe: utiliser un masque, une résine (pos. ou neg.), une illumination



### La finesse des motifs imprimables dépend de la technique :

2 types de lithographies

classique (visible, UV, UV lointain) électronique

800-400 nm 400-200 nm 200- 50 nm



Utilisée actuellement dans l'industrie

Technique limitée par λ

Détails > 100 nm

Détails > 10 nm

Technique limitée par le temps (balayage)



### B. Intégration (exemple d'un npn)

1. Le substrat de Si P est d'abord oxydé et une fenêtre est aménagée pour permettre la diffusion d'une couche N<sup>++</sup> (dopant N, P, As, Sb).





2. On forme à la surface un film mince de Si N, par croissance épitaxiale de quelques µm d'épaisseur (4 à 10 µm), en plongeant le dispositif dans des vapeurs de Si et de P (pour le dopage Si N).

3. La couche Si N est entièrement oxydée puis l'oxyde est enlevé sur les zone P+ à l'aide d'un masque. On effectue alors la diffusion locale du mur d'isolement P+ (vapeurs de B)





Voir + Ioin pourquoi

4. La plaquette est entièrement réoxydée, la zone centrale de l'oxyde enlevée, puis dopée P (B) pour construire la base du transistor (Si P)



5. La plaquette est ensuite préparée pour la diffusion de l'émetteur et la prise de contact du collecteur. Le contact de coll. se fait avec de l'Al, dopant P!

Pour éviter de doper P la couche de Si N, il faut diffuser une zone très dopée N++

6. Après réoxydation, on pose les prises de contact Al. On évapore l'Al sur toute la plaquette, puis par masquage négatif, on enlève l'Al en trop.

Les « murs d'isolement » servent à accoler divers composants sans court-circuit (ici, 2 transistors npn)

Le T1 serait en cc avec le T2 si les zones Si N se touchaient. Avec l'isolement P+, on place une diode bloquée entre les 2

(P+, comme tout le substrat P, doit être en polar. < 0)



7. Une fois terminé ... Contact Emetteur N++ Contact Collecteur Contact Base interconnexions en oxyde de silicium aluminium SiO2 mur d'isolement P+ 4 à 10 N épitaxié Vu de côté: μm Couche enterrée N++ 600 μm substrat P N++ Ν 60 μm P+ mur d'isolement P+ С Vu de dessus: 40 μm N épitaxié В

Faire un exercice sur cette methode de gravure et d integration.

#### C. Exemples de composants intégrés

En plus de transistors, on peut bien sur intégrer d'autres composants :



VI. Quelques dispositifs récents

Les semi-conducteurs : de la puce à l'atome ?

#### Mémoires Flash

Revenons sur notre transistor MOS.

C'est le composant essentiel des actuelles mémoires FLASH (clés USB).

Comment ça marche?



## On emprisonne des électrons dans la grille enterrée

2 méthodes pour cela :

a-l'injection d'électrons chauds (sous fort champ électrique)



b- l'effet tunnel obtenu en appliquant une haute tension sur une « vraie » grille (appelée grille de contrôle).

Un courant (tunnel) peut passer dans un isolant, malgré la barrière de potentiel, si la différence de potentiel entre la G2 et la G1 est suffisamment grande, et la distance suffisamment petite.



#### **Fonctionnement**



Si  $V_{G1} = 0$ , le transistor est bloqué (état 0) Si  $V_{G1} < 0$ , le transistor est passant (état 1)



Si  $V_{G2} = 0$ : rien ne se passe.



Si V<sub>G2</sub> << 0, un courant passe. Les e<sup>-</sup> vont passer de G2 vers G1 (par effet tunnel) et V<sub>G1</sub> devient < 0 Transistor passant

Si  $V_{G2}$  redevient 0, plus de courant. Les esont bloqués en G1  $V_{G1} \text{ reste} < 0$ Transistor tjrs passant!

Il faudra imposer  $V_{G2} >> 0$  pour débloquer les e- de G1  $V_{G1}$  redeviendra = 0 Le transistor redevient bloqué

L'intérêt du blocage : pas besoin de tension pour maintenir l'état

#### Futures mémoires Flash: Transistor à 1 électron

L'idée est de miniaturiser encore + les MOS, pour stocker + d'information (une diminution de taille de  $\alpha$  permet d'augmenter la densité de  $\alpha^2$ )



L'électron se déplace de façon continue → la charge q varie continûment

Toutefois, l'électron — pe peut pas franchir l'isolant. Il est bloqué

Métal

#### On peut tracer l'énergie du système en fonction de la charge de la surface

Puisque q varie continûment, à un moment q = e/2. Seulement dans ce cas, l'énergie de l'électron sur la plaque de gauche est égale à celle sur la plaque de droite.

Il peut passer, par effet tunnel



Et ainsi de suite. Les e passent de au

n peut contrôler le passage de de par un dispositif à 2 condensateurs, type MOS



is l'application future probable dans peu de temps : mémoires Flash à 1 électron (ou avec très peu d'électrons)



## Après le silicium, quels transistors?

#### Limite future inévitable due à la taille



L'electronique moleculaire :

-La diode moleculaire

hexadecylquinolinium tricyanoquinodimethanide



Observation of unimolecular electrical politication in hexadecylquinolinium tricyal politication in hexadecylquinolinium

, 3 August 1998 Pages 326-330



The driving idea in UE (also called molecular-scale electronics) is that properly designed "electroactive" molecules, of the size between 1 and 3 nm in length, can supplant —-based devices in the ultimate reductio ad absurdum of ——component sizes, providing the ultimate concomitant increase in integrated circuit speeds. However, ——has not yet been realized, and the chemical interaction between metal electrodes and molecules are complex.





Le nanotube de carbone a la plus grande mobilité ja nais mesurée : 100 000 cm².V-1s-1 à 300 K (le précédent record étan de 77,000 cm².V-1s-1 pour l'antimoniure d'indium). Pour comparaison pour si, cette mobilite est de ...

| Mobilité à T = 300°K | électrons (cm <sup>2</sup> V <sup>-1</sup> s- <sup>1</sup> ) | n sus ( m² V -1 s -1) |
|----------------------|--------------------------------------------------------------|-----------------------|
| Ge                   | 3900                                                         | 1900                  |
| Si                   | 15(1)                                                        | 475                   |
| GaAs                 | 8500                                                         | 400                   |

La conductivité est metallique OU de type semi-conducteur selon la torsion du nanotube

Faire calcul de vitesse de transport d'electron avec 1 nanotube ou avec 1 monocouche de nanotubes

# FIN